產(chǎn)品簡介
詳細介紹
一、 簡介:
多用途計算機實驗儀是一種采用大規(guī)模FPGA芯片實現(xiàn)的多功能計算機實驗儀。它可用于以下實驗:
1、 數(shù)字邏輯實驗
可實現(xiàn)從簡單到復(fù)雜的各種數(shù)字邏輯電路實驗。提供手動到自動兩種實驗方式,前者可有24路開關(guān)輸入、一路單脈沖輸出、五個不同頻率輸出、2路按鍵輸入和32路LED輸出。自動方式的輸入來自主機(PC機),同時PC機可讀出并校驗用戶實驗的輸出。該方式可自動測試用戶實驗設(shè)計的正確性。
2、 計算機部件實驗
它可用于進行計算機運算器、總線、中斷等各種部件的實驗。實驗方式同1。
3、 微程序控制計算機實驗
提供1K×32 的微程序存儲器、32 K×8/16 RAM、打印機、鍵盤等,可進行8位或16位微程序控制計算機實驗。
4、 硬接線控制計算機實驗
提供32K×8/16 RAM、打印機、鍵盤等,可進行8位或16位計算機實驗,也可完成計算機體系結(jié)構(gòu)的各種實驗,如RISC芯片設(shè)計、中斷處理、流水線、快存等結(jié)構(gòu)實驗。
二、 特點:
1、 采用15萬門FPGA芯片,可使用VHDL語言進行邏輯設(shè)計,并裝入至實驗儀的FPGA芯片中,進行各種實驗,包括數(shù)字邏輯實驗、復(fù)雜的數(shù)字系統(tǒng)實驗、各種計算機部件實驗、8/16位計算機組成實驗。
2、 采用MOTOROLA單片機實現(xiàn)控制和通訊功能,配有主機軟件,可以完成以下功能:
①、實驗計算機指令系統(tǒng)定義
②、實現(xiàn)源程序匯編功能
③、實現(xiàn)微程序輸入
④、實現(xiàn)計算機調(diào)試
⑤、數(shù)字邏輯實驗的自動校驗
3、 微程序控制計算機實驗時具有如下功能:
①、外部地址總線為16位,數(shù)據(jù)總線可以是8位,也可以是16位。配有32K×8、32K×16或64K×8 RAM,并提供打印機和鍵盤兩種外部設(shè)備,可以多種方式使用這兩種外部設(shè)備。
②、微指令字長32位,微程序存儲器容量為1K×32。其它微程序控制模塊由用戶設(shè)計,并集成于FPGA中。
③、具有單拍、斷點和連續(xù)運行三種調(diào)試方式。在單拍方式,可顯示執(zhí)行時的地址總線、數(shù)據(jù)總線和控制總線的信息,并可以用戶定義的方式顯示實驗計算機內(nèi)部的多達21×8路數(shù)據(jù);在斷點運行方式,可全速運行至地址(斷點)停止,運行時,可存放每拍時的地址總線、數(shù)據(jù)總線、控制總線、微程序地址、微指令碼和CPU內(nèi)部的21路數(shù)據(jù)(共 104 位),存放深度為256幀;在連續(xù)運行方式,全速運行用戶程序,可由主機隨時停止運行,可在遇到采樣點時,開始存放256幀運行數(shù)據(jù)(每幀104位,同斷點運行)。
④、斷點或采樣點為104位,可設(shè)置104位屏蔽位,用于在斷點運行方式停止運行或在連續(xù)運行方式觸發(fā)數(shù)據(jù)采樣。
4、 硬接線控制計算機實驗
①、同3①。
②、具有單拍、斷點和連續(xù)運行三種調(diào)試方式。在單拍方式,可顯示執(zhí)行時的地址總線、數(shù)據(jù)總線和控制總線的信息,并可以用戶定義的方式顯示實驗計算機內(nèi)部多達32 + 32×8 路數(shù)據(jù)(例如可為內(nèi)部通用寄存器、程序計數(shù)器、堆棧指針、指令寄存器的內(nèi)容);在斷點運行方式,可全速運行至地址(斷點)停止,運行時,自動存放每拍時的地址總線、數(shù)據(jù)總線、控制總線、微程序地址、微指令碼和CPU內(nèi)部的64路數(shù)據(jù)(共104 位),存放深度為256;在連續(xù)運行方式,全速運行用戶程序,可由主機隨時停止運行,可在遇到采樣點時,開始存放256幀運行數(shù)據(jù)(每幀104位,同斷點運行)。
三、 用途
1、 用于數(shù)字邏輯和計算機部件實驗課
2、 用于計算機組成實驗課
3、 用于計算機系統(tǒng)結(jié)構(gòu)實驗課
4、 用于硬件實踐課程,進行與CPU有關(guān)的各種系統(tǒng)實驗
5、 用于集成電路設(shè)計公司在設(shè)計CPU時進行實驗驗證
多用途計算機實驗儀是一種采用大規(guī)模FPGA芯片實現(xiàn)的多功能計算機實驗儀。它可用于以下實驗:
1、 數(shù)字邏輯實驗
可實現(xiàn)從簡單到復(fù)雜的各種數(shù)字邏輯電路實驗。提供手動到自動兩種實驗方式,前者可有24路開關(guān)輸入、一路單脈沖輸出、五個不同頻率輸出、2路按鍵輸入和32路LED輸出。自動方式的輸入來自主機(PC機),同時PC機可讀出并校驗用戶實驗的輸出。該方式可自動測試用戶實驗設(shè)計的正確性。
2、 計算機部件實驗
它可用于進行計算機運算器、總線、中斷等各種部件的實驗。實驗方式同1。
3、 微程序控制計算機實驗
提供1K×32 的微程序存儲器、32 K×8/16 RAM、打印機、鍵盤等,可進行8位或16位微程序控制計算機實驗。
4、 硬接線控制計算機實驗
提供32K×8/16 RAM、打印機、鍵盤等,可進行8位或16位計算機實驗,也可完成計算機體系結(jié)構(gòu)的各種實驗,如RISC芯片設(shè)計、中斷處理、流水線、快存等結(jié)構(gòu)實驗。
二、 特點:
1、 采用15萬門FPGA芯片,可使用VHDL語言進行邏輯設(shè)計,并裝入至實驗儀的FPGA芯片中,進行各種實驗,包括數(shù)字邏輯實驗、復(fù)雜的數(shù)字系統(tǒng)實驗、各種計算機部件實驗、8/16位計算機組成實驗。
2、 采用MOTOROLA單片機實現(xiàn)控制和通訊功能,配有主機軟件,可以完成以下功能:
①、實驗計算機指令系統(tǒng)定義
②、實現(xiàn)源程序匯編功能
③、實現(xiàn)微程序輸入
④、實現(xiàn)計算機調(diào)試
⑤、數(shù)字邏輯實驗的自動校驗
3、 微程序控制計算機實驗時具有如下功能:
①、外部地址總線為16位,數(shù)據(jù)總線可以是8位,也可以是16位。配有32K×8、32K×16或64K×8 RAM,并提供打印機和鍵盤兩種外部設(shè)備,可以多種方式使用這兩種外部設(shè)備。
②、微指令字長32位,微程序存儲器容量為1K×32。其它微程序控制模塊由用戶設(shè)計,并集成于FPGA中。
③、具有單拍、斷點和連續(xù)運行三種調(diào)試方式。在單拍方式,可顯示執(zhí)行時的地址總線、數(shù)據(jù)總線和控制總線的信息,并可以用戶定義的方式顯示實驗計算機內(nèi)部的多達21×8路數(shù)據(jù);在斷點運行方式,可全速運行至地址(斷點)停止,運行時,可存放每拍時的地址總線、數(shù)據(jù)總線、控制總線、微程序地址、微指令碼和CPU內(nèi)部的21路數(shù)據(jù)(共 104 位),存放深度為256幀;在連續(xù)運行方式,全速運行用戶程序,可由主機隨時停止運行,可在遇到采樣點時,開始存放256幀運行數(shù)據(jù)(每幀104位,同斷點運行)。
④、斷點或采樣點為104位,可設(shè)置104位屏蔽位,用于在斷點運行方式停止運行或在連續(xù)運行方式觸發(fā)數(shù)據(jù)采樣。
4、 硬接線控制計算機實驗
①、同3①。
②、具有單拍、斷點和連續(xù)運行三種調(diào)試方式。在單拍方式,可顯示執(zhí)行時的地址總線、數(shù)據(jù)總線和控制總線的信息,并可以用戶定義的方式顯示實驗計算機內(nèi)部多達32 + 32×8 路數(shù)據(jù)(例如可為內(nèi)部通用寄存器、程序計數(shù)器、堆棧指針、指令寄存器的內(nèi)容);在斷點運行方式,可全速運行至地址(斷點)停止,運行時,自動存放每拍時的地址總線、數(shù)據(jù)總線、控制總線、微程序地址、微指令碼和CPU內(nèi)部的64路數(shù)據(jù)(共104 位),存放深度為256;在連續(xù)運行方式,全速運行用戶程序,可由主機隨時停止運行,可在遇到采樣點時,開始存放256幀運行數(shù)據(jù)(每幀104位,同斷點運行)。
三、 用途
1、 用于數(shù)字邏輯和計算機部件實驗課
2、 用于計算機組成實驗課
3、 用于計算機系統(tǒng)結(jié)構(gòu)實驗課
4、 用于硬件實踐課程,進行與CPU有關(guān)的各種系統(tǒng)實驗
5、 用于集成電路設(shè)計公司在設(shè)計CPU時進行實驗驗證